

## **دانشگاه صنعتی امیر کبیر** ( پلی تکنیک تهر*ان* )

دانشكده مهندسي كامپيوتر

عنوان:

## تمرین شبیهسازی سری ۳

نگارش رضا آدینه پور – ۴۰۲۱۳۱۰۵۵

> استاد راهنما جناب آقای دکتر فربه

#### • هدف

هدف این تمرین آشنایی با زبان Gen۵ برای توصیف مجموعه دستورات است. برای این کار فایل های ISA موجود در مسیر FSUBR با نام X۸۷ با نام X۸۷ با نام Src/arch/x86/isa مورد بررسی قرار میگیرد. شما ابتدا مطابق با توضیحات یک دستور از معماری X۸۷ با نام X۸۷ را برای ۸۸۶ پیاده سازی میکنید. سپس برای تست دستور پیاده سازی شده، یک برنامه مینویسید که از این دستور خاص با استفاده از ویژگی Inline assembly استفاده کند. سپس برنامه را با استفاده از ویژگی Inline assembly استفاده کند.

#### • توضيح مراحل

در دستورات X۸۶ معمولا هر دستور به عنوان ترکیبی از بخشهای کوچکتر پیادهسازی می شود. به طور کلی هر دستور به عنوان micro-op و بخشهای کوچکتر بیاده ساری یک دستورالعمل در Gem۵ ابتدا می شود. برای پیاده ساری یک دستورالعمل در micro-op اطلاعات مربوط به macro-op به دیکودر ISA ارائه می شود. سپس macro-op به صورت تعدادی micro-op پیادهسازی می شود و در نهایت micro-op هایی که قبلا پیادهسازی نشده اند، پیادهسازی می شوند. این مراحل برای پیادهسازی دستور FSUBR مورد استفاده قرار می گیرد و مشابه پیاده سازی FSUBR خواهد بود که از قبل در Gem۵ موجود است.

در ISA X۸۶ دستورات به چندین روش مختلف کدگذاری میشوند. که در این تمرین تمرکز بر روی زیر مجموعه X۸۷ است. (برای مصالعه بیشتر، درمورد کدگذاری دستورات میتوانید به فایل راهنمای ارائه شده توسط AMD مراجعه کنید.)

ابتدا با مراجعه به فایل ISA XA۶ به چه نحو انجام می شود. در این فایل دستورات با ساختار مشخصی تعریف شده اند و محتوای آن دیکود دستورات ISA XA۶ به چه نحو انجام می شود. در این فایل دستورات با ساختار مشخصی تعریف شده اند و محتوای آن دنهایت به یک Switch Case در زبان ++ تبدیل می شود. برای این کار ابتدا ۵ بیت اول بایت مربوط به کwitch Case دیکود می شود که امکان ایجاد ۳۲ حالت مختلف را دارد که به ترتیب مشخص شده است. تمام دستورات ۷x۸۷ با یک بایت opcode در محدوده امکان ایجاد ۳۲ حالت مختلف را دارد که به ترتیب مشخص شده است. تمام دستورات ۵x1B هستند. همانطور که قابل دیگری با آدرس آدرس آدرس دستورات ۱۶۵۸ همیشه ۳۲۵ همیشه این حاضر مضاهده است برای این حالت، فایل دیگری با آدرس آدرس آدرس می مربوط به مهروط به فایل حاضر مهروط ۱۵۸۸ می توانید به جدول ۱۵۸۸ می توانید به عنوان می در محدول ۱۵۸۸ و ۱۵۸۸ می توانید به عنوان دستورات آدرس آدرای بررسی دستورات مشخص شده توسط مقادیر مختلف سه بیت مذکور مراجعه کنید. به عنوان مثال دستورات آدرای این کار می توانید به می می شوند. برای تشخیص تفاوت عملکرد opcode های می دارئه شده، برای یک دستور مشابه، شما باید مفهوم فیلد ModRM مربوط به دستورات را بدانید. (برای این کار می توانید به فایل راهنما) مراجعه کنید. در فایل ۱۶۵۰ می توانید بررسی کنید که ما دستور FSUB را برای مقادیر ۵x۵ و ۵x۵ داریم. همچنین مشاهده می شود که پیادهسازی دستور FSUBR حذف شده است.

درگام اول، تفاوت بین دو پیاده سازی دستور FSUBR را بررسی کنید: یکی با بایت opcode برابر با DAh و دیگری برابر با DCh (توضیحات مربوط به دستور FSUBR را در فایل راهنما دستورات XAV مطالعه کنید.) سپس در سه مکان مختلف در فایل FSUBR را جست و جو کنید کنیپ و با جملاتی مشابه جملات مشخص شده برای فایل FSUBR دستور ESUBR جملات مرتبط با دستور به جای دستور دستور Inst::FSUB درخواست میکنید که از این دستور به جای دستور پیشفرض که فقط یک هشدار عدم پیادهسازی چاپ میکند، استفاده شود.

درگام دوم باید پیادهسازی FSUBR برای FSUBR به صورت micro-op انجام شود. مجددا می توان از پیادهسازی دستور FSUB الگوبردازی کرد. به دایرکتوری / src/arch/x86/isa/insts/x87/arithmetic مختلف حسابی x87 به صورت micro-op ها است. نگاهی به نحوه پیاده سازی دستور FSUB با micro-op ها بندازید، FSUB و FSUBD به دو opcode مختلف اشاره دارند. برای هر نوع باید سه پیاده سازی مختلف فراهم شود. یکی که فقط از ثبات ها استفاده می کند و دیگری یکی از عملوندها را با استفاده از آدرس موجود در دستور از حافظه می خواند و آخرین مورد که از آدرس اشاره گر دستور برای خواندن عملوند استفاده می کند. micro-op های مورد استفاده برای این سه پیادهسازی باید یه سادگی قابل درک باشد. روشی که پارسر دستور در Gem۵ کار می کند، باعث الزام تعریف هر سه پیاده سازی برای دستور RSUBR می شود. در کل، شما باید شش بلوک کد جداگانه برای SUBR داشته باشید. مانند آنچه برای FSUBR مشخص شده است.

سر انجام، باید یک پیاده سازی برای micro-op subfp ارائه شود. میتوانید بررسی کنید که این پیادهسازی درحال حاضر،

در فایل src/arch/x86/isa/micro-ops/fpop.isa موجود است. بنابراین، برای این مرحله نیاز به انجام کاری نیست.

Gem۵ را برای معماری x86 کامپایل کنید تا اطمینان حاصل شود که در پیادهسازی هیچ اشتباهی رخ نداده است.

درنهایت لازم است پیادهسازی دستور FSUB تست شود. برای این کار، یک برنامه C مینویسید که یک فایل با دو عدد اعشاری میخواند، آنها را از یکدیگر کم میکند و خروجی را چاپ میکند. به منظور اطمینان از استفاده از دستور FSUBR برای تفریق، از ویژگی Inline assembly کامپایلر GCC استفاده میکنید.

#### مواردی که لازم است در فایل پاسخ تمرین موجود باشد:

- استفاده شده به منظور تست دستور FSUBR
- src/arch/x86/isa/insts/x87/arithmetic/ شامل تغییرات اعمال شده به Patch فایل ۲ . و src/arch/x86/isa/decoder/x87.isa
  - ۳. فایل Patch را میتوان با استفاده از دستور زیر ایجاد کرد:

hg diff src/arch/x86/isa>/tmp/changes.path

۴. گزارشی از مراحل انجام کار و نتایج حاصل از شبیهسازی.

## ۱ پاسخ

در این قسمت به بررسی نتایج بدست آمده میپردازیم. همچنین شما میتوانید کد نوشته شده در این بخش را در انتهای گزارش در «پیوست آ» مشاهده کنید.

به طور کلی، دستورالعمل FSUBR دو مقدار بالا را از استک xAv می گیرد، مقدار دوم را از مقدار اول کم می کند و نتیجه را در رجیستر اول ذخیره می کند. تفاوت اصلی بین دستور FSUBR و همتای آن FSUB ترتیب تفریق است. FSUB مقدار دوم را از مقدار اول کم می کند و نتیجه را در رجیستر دوم ذخیره می کند، در حالی که FSUBR مقدار دوم را از مقدار اول کم می کند و نتیجه را در رجیستر اول خم می کند و نتیجه را در رجیستر اول

برای تشخیص تفاوت عملکرد opcode های ارائه شده برای یک دستور مشابه به بررسی مفهوم ModRM می پردازیم. یک دستور مشابه به بررسی مفهوم Mode-Register/Operand می است، یک انکودینگ بایتی است که در معماری strucrion های x۸۶ برای تعیین حالت آدرس دهی دستورالعملهای خاص استفاده می شود. بایت ModRM است و از بایت معمولا دومین بایت از یک instruction است و از بایت opcode

بایت  $\operatorname{ModRM}$  به سه قسمت  $\operatorname{Mod}$  و  $\operatorname{Reg/Opcode}$  و  $\operatorname{R/M}$  تقسیم می شود.

۱. **Mod ۲بیت:** فیلد Mod حالت آدرس دهی مورد استفاده توسط instruction را مشخص می کند.

- تعیین می کند که چگونه آدرس موثر عملوند محاسبه می شود. Mod می تواند مقادیر زیر را بگیرد:
- ۰۰: حالت آدرس دهی غیر مستقیم (بدون جابجایی).
- ۱۰: حالت آدرس دهی غیر مستقیم با جابجایی ۸ بیتی.
- ۱۰: حالت آدرس دهی غیر مستقیم با جابجایی ۳۲ بیتی.
  - ۱۱: حالت آدرس دهی بدون جابجایی.
- 7. **Reg/Opcode ۳بیت:** فیلد **Reg/Opcode** بیشتری در مورد دستورالعمل ارائه می دهد. تفسیر آن به دستورالعمل خاص بستگی دارد و می تواند اهداف مختلفی را دنبال کند:
- در برخی دستورالعمل ها، یک عملوند رجیستر یا یک عملیات مبتنی بر رجیستر را مشخص می کند.
- در دستورالعملهای دیگر، پسوندهای -op code دستورالعملهای اضافی را در همان

### فضای opcode رمزگذاری میکند.

- ۳. **R/M ۳بیت:** فیلد R/M ثبت عملوند یا عملوند حافظه مورد استفاده توسط دستورالعمل را مشخص می کند. تفسیر آن بسته به حالت آدرس دهی مشخص شده توسط فیلد Mod می تواند متفاوت باشد:
- در حالت آدرس دهی رجیستر، یعنی زمانی که Mod=۱۱ باشد، R/M عملوند رجیستر را رمزگزاری میکند.
- در حالت آدرس دهی حافظه یعنی زمانی که Mod=۰۰،۰۱،۱۰ رجیستر پایه یا عملگر حافظه مورد استفاده برای حافظه آدرس را رمزگزاری میکند.

```
REX.R, VEX.R or XOP.R extend this field to 4 bits

REX.B, VEX.B, or XOP.B extend this field to 4 bits

REX.B, VEX.B, or XOP.B extend this field to 4 bits
```

شكل ١: فرمت بايت ModRM

حال پس از آشنایی با تفاوت عملکرد opcode ها، DAh و DCh مبدا و مقصد عمگرهای تفریق و محل ذخیره را تعیین میکنند.

به مسیر src/arch/x86/isa/decoder/x87.isa به مسیر FSUBR را x87.isa را inst::FSUBR2(Eq) و Inst::FSUBR2(Eq) و Inst::FSUBR2(Mq)

src/arch/x86/isa/insts/x87/arithmetic میرویم و در فایل subtraction.py پیادهسازی macro-op ها را انجام می دهیم. این پیاده سازی ها باید متنانسب و به تعداد توابع FSUB به کار رفته در این فایل انجام شود.

Macro-op های نوشته شده برای عملیات FSUBR به صورت زیر است:

```
def macroop FSUBR1_R
{
    subfp st(0), sti, st(0)
};

def macroop FSUBR1_M
```

```
8 {
      ldfp ufp1, seg, sib, disp
      subfp st(0), ufp1, st(0)
11 };
13 def macroop FSUBR1_P
      rdip t7
      ldfp ufp1, seg, riprel, disp
      subfp st(0), ufp1, st(0)
18 };
20 def macroop FSUBR2_R
      subfp sti, st(0), sti
23 };
24
25
 def macroop FSUBR2_M
      ldfp ufp1, seg, sib, disp
      subfp st(0), ufp1, st(0)
29 };
31 def macroop FSUBR2_P
      rdip t7
      ldfp ufp1, seg, riprel, disp
      subfp st(0), ufp1, st(0)
36 };
```

در macro-op های بالا در خط subfp عملگر اول رجیستر محل ذخیره سازی خروجی است و دو عملگر بعدی رجیستر هایی هستند که قرار است با هم تفریق شوند.

برای پیادهسازی micro-op subfp نیازی نیست کاری انجام دهیم چرا که این پیاده سازی در فایل fpop.isa در مسیر/src/arch/x86/isa/micro-ops وجود دارد.

سپس با دستور x86 عامیایل میکنیم تا مطمئن شویم و با برای معماری x86 کامپایل میکنیم تا مطمئن شویم در پیاده سازی اشتباهی رخ نداده است.

با اجرای دستور گفته شده خروجی زیر حاصل می شود که نشان دهنده آن است در مراحل پیاده سازی دچار مشکل نشده ایم و پیاده سازی با موفقیت انجام شده است.

```
It is strongly recommended you losted the pre-corect basis before working with early, by you suit to continue constitution (y/m)?

**Entry Promoterating (policy before) (poli
```

شکل ۲: کامپایل مجدد Gem۵

و در مرحله اخر برای تست دستور FSUBR برنامه ای به زبان C نوشتیم که از فایل random\_numbers.txt دو عدد را بخواند و عملیات FSUBR را انجام دهد. دو عدد خوانده شده از فایل به صورت رندوم تولید می شود. کد نوشته شده در «پیوست آ» آورده شده است.

با كأمپايلر gcc كد نوشته شده را build و اجرا مىكنيم:

شكل ٣: كامپايل برنامه نوشته شده

سپس خروجی a.out تولید شده را با دستور زیر در محیط جم0 اجرا میکنیم:

build/X86/gem5.opt configs/deprecated/ example/se.py --cmd=tests/a.out خروجی شبیه سازی به درستی اجرا شده است و ورودی دوم را منهای ورودی اول کرده است:



شكل ٤: خروجي شبيهسازي

در نهایت با دستور tmp/changes.patch / از تغییراتی که در فایل ها انجام دادیم، یک log میگیریم.

```
| Section | Sect
```

شكل ۵: هيستورى تغييرات

# درس معماری کامپیوتر پیشرفته پیوست آ

 $\bullet$  کد C نوشته شده برای تست C کد  $\bullet$ 

```
Listing 1: C++ code for part1
 #include <stdio.h>
 #include <stdlib.h>
  #include <time.h>
6 typedef struct
      float num1;
      float num2;
10 } RandomNumbers;
12 // FSUBR function
13 float subtract(float in1, float in2)
      float ret = 0.0;
      asm ("fsubr %2, %0" : "=&t" (ret) : "%0" (in1), "u" (in2));
16
      return ret;
18 }
20 // Generate two random number
void random_gen(const char* filename)
22 {
      srand(time(NULL));
23
24
      // Generate two random floating-point numbers between -20 and 20
25
      float num1 = ((float)rand() / (float)RAND_MAX) * 40 - 20;
26
      float num2 = ((float)rand() / (float)RAND_MAX) * 40 - 20;
28
      FILE *file = fopen(filename, "w");
30
      if (file == NULL)
32
          printf("Error opening the file.\n");
          return;
      }
35
36
      fprintf(file, "%.2f\n%.2f", num1, num2);
38
      fclose(file);
39
40
      printf("Generated %.2f and %.2f\n", num1, num2);
41
      printf("saved to %s.\n", filename);
42
43
44
46 // Read Number From File
47 RandomNumbers read_random_num(const char* filename)
```

```
48 {
      FILE *file = fopen(filename, "r");
49
50
      if (file == NULL)
           printf("Error opening the file.\n");
           RandomNumbers emptyNumbers = {0.0, 0.0};
54
           return emptyNumbers;
56
      RandomNumbers numbers;
58
      fscanf(file, "%f\n%f", &(numbers.num1), &(numbers.num2));
60
61
      fclose(file);
62
63
      return numbers;
64
65
66
67
  int main()
69
      random_gen("random_numbers.txt");
70
      printf("\n");
      RandomNumbers result = read_random_num("random_numbers.txt");
73
      printf("Number 1: %.2f\n", result.num1);
      printf("Number 2: %.2f\n", result.num2);
76
      printf("\n");
77
78
79
      float fsubr_result = subtract(result.num1, result.num2);
80
81
      printf("Result: (%.2f) - (%.2f) = %.2f \ n \ n \ result.num2, result.num1,
82
      fsubr_result);
84
85
      return 0;
86 }
```